<dfn id="w48us"></dfn><ul id="w48us"></ul>
  • <ul id="w48us"></ul>
  • <del id="w48us"></del>
    <ul id="w48us"></ul>
  • 10位65MSPS模數(shù)轉(zhuǎn)換芯片ADC10065的原理和應用

    時間:2024-07-30 02:07:02 理工畢業(yè)論文 我要投稿
    • 相關(guān)推薦

    10位65MSPS模數(shù)轉(zhuǎn)換芯片ADC10065的原理和應用

    摘要:ADC10065是NS(National Semiconductor)公司推出的一款高速低功耗A/D轉(zhuǎn)換器,它的轉(zhuǎn)換速率可達65MSPS,標稱功耗僅為68.4mW,且保證不失碼。文中介紹了該芯片的主要參數(shù)、工作原理和引腳功能,給出了ADC10065的簡單應用電路。

    1 ADC10065的主要特點

    ADC10065是美國國家半導體公司推出的一款低功耗、單電源供電的CMOS 模數(shù)轉(zhuǎn)換器。該芯片在3V單電源供電時,能以65MSPS的采樣速率將模擬信號轉(zhuǎn)為精確的10 位數(shù)字信號,而功耗僅為68.4mW,其備用模式時的功耗僅為14.1mW。ADC10065片內(nèi)采用具有數(shù)據(jù)糾錯功能的差分總線結(jié)構(gòu)。因而可在最小的功耗條件下提供極優(yōu)秀的動態(tài)性能。該器件可廣泛應用于超聲波和圖像采集、蜂窩基站/通信接收機、聲納/雷達、xDSL、無線局域網(wǎng)、數(shù)據(jù)采集系統(tǒng)以及DSP 前端。

    ADC10065的主要特性如下:

    ●3V單電源供電;

    ●滿標度輸入擺幅可在2.0 Vp-p,1.5 Vp-p,0或 1.0 Vp-p四種輸入信號中選擇;

    ●具有400MHz-3dB的輸入頻寬;

    ●具有靜態(tài)工作模式;

    ●帶有片內(nèi)基準源和采樣保持放大電路;

    ●具有二進制補碼數(shù)據(jù)格式輸出;

    ●可調(diào)整的輸出驅(qū)動適合2.5V和3.3V系列的邏輯器件接口。

    下面是ADC10065的主要參數(shù):

    ●分辨率:10Bits;

    ●轉(zhuǎn)換速率:65MSPS;

    ●FPBW(全功率帶寬):400MHz?

    ●DNL(差分非線性):±0.3 LSB;

    ●SNR(信噪比fIN=32MHz) :59.3dB ;

    ●SFDR(無差錯動態(tài)范圍fIN=32MHz時):-80dB;

    ●數(shù)據(jù)延遲:6個時鐘周期;

    ●參考電壓:+3.0V;

    ●65MHz時的功耗為:68.4mW。

    圖2

    2 引腳功能

    圖1為ADC10065的引腳排列,該器件采用28腳TSSOP封裝,各引腳的基本功能如下(括號中為引腳號):

    VIN-,VIN+(12,13):模擬信號輸入端。在1.2V參考電壓下,滿標度輸入擺幅為1.0Vp-p。單端操作時,VIN+可與VCOM連接。

    VREF(6):參考電壓(1.5V)引腳,使用時應通過一個1μF的旁路電容連接到VSSA。

    VREFT,VCOM,VREFB(7,4,8):VREFT和VREFB僅為高阻抗參考旁路管腳,而VCOM則可用作設(shè)置輸入公用電壓VCM,這三個引腳都應當連接0.1μF的旁路電容。

    CLK(1):數(shù)字時鐘輸入端。輸入頻率范圍為10MHz~65MHz,輸入在時鐘的上升沿有效。

    DF(15):該引腳為高電平時,輸出為二進制補碼,該腳低電平時,輸出為偏移二進制碼。

    STBY(28):靜態(tài)備用模式管腳。高電平時,該器件轉(zhuǎn)到備用模式。

    IRS(5):輸入范圍選擇管腳。該腳接VDDA時, 滿標度輸入擺幅為2VP-P,接VSSA時為1.5VP-P,懸空時為1VP-P。

    D0~D9(16~20,23~27):數(shù)據(jù)輸出端。D0是二進制輸出數(shù)據(jù)的最低有效位,D9是最高有效位。

    VDDA(2,9,10):模擬電源正極。需與一個3V的直流電源相連并連接一0.1μF的旁路電容到模擬地。電容應緊靠這些引腳,距離不超過1cm處。同時還應并聯(lián)一4.7μF的電容到模擬地。

    VSSA(3,11,14):模擬地。

    VDDIO(22):數(shù)字電源正端。該腳也應用一個0.1μF的電容旁路到數(shù)字地同時用一個4.7μF的電容并聯(lián)到數(shù)字地。該管腳上的電壓不能超過VDDA電壓300mV以上。

    VSSIO(21):數(shù)字地。使用時應與數(shù)字地相連并遠離模擬地。

    3 工作原理

    圖2為ADC10065的內(nèi)部結(jié)構(gòu)框圖。

    該器件由采樣保持、九級差分電路、時鐘控制、數(shù)字糾錯、帶隙精密電源、輸出緩沖和管狀數(shù)據(jù)線等七部分組成。根據(jù)IRS的狀態(tài)不同,差分輸入端可選擇峰峰值為1V、1.5V或2V的模擬信號,其中心值在VCM/2,相位差為180°,但是,差分輸入方式可使系統(tǒng)獲得較好的性能。芯片內(nèi)部唯一的一個采樣保持級可提供400MHz的全功耗帶寬,數(shù)字糾錯的多級差分電路則可保證在提供優(yōu)異動態(tài)性能的同時具有較低的功耗。ADC10065內(nèi)部的+1.2V精密基準電源可用來設(shè)置該芯片的輸入信號峰值范圍。在精度要求較高時,也可以使用外部參考電源。其10位數(shù)字輸出格式即可以是偏移二進制碼,也可以是二進制補碼。

    圖3給出了ADC10065的傳輸特性。

    4 應用電路

    圖4所示是ADC10065的典型差分輸入應用電路。圖中,ADC10065的兩個模擬信號輸入端VIN+,VIN-形成差分輸入對,公用模式腳VCOM用來設(shè)置共用輸入電壓VCM。ADC10065的工作參考電壓為1.2V,但在0.8~2.0V時仍有優(yōu)異性能,較低的電壓可以降低信噪比,三個旁路引腳VREF、VREFT、VREFB上的0.1μF電容主要用來降低噪聲電流。由于模擬輸入端內(nèi)部的開關(guān)動作會消耗一定的能量,同時會附加一定的噪聲信號,因此,應在每一輸入端串接一18Ω電阻,同時跨接一25pF電容,這些元件應盡量放置在靠近芯片的位置,輸入端是系統(tǒng)最敏感

    【10位65MSPS模數(shù)轉(zhuǎn)換芯片ADC10065的原理和應用】相關(guān)文章:

    數(shù)模轉(zhuǎn)換器TQ6122的原理和應用03-18

    通用異步串口擴展芯片GM8123/25的原理和應用03-18

    高性能VGA芯片AD8367原理及應用03-19

    通用異步收發(fā)芯片SCC2691的原理及應用03-19

    單片射頻收發(fā)芯片TRF6901的原理與應用03-18

    一種改進的模數(shù)轉(zhuǎn)換電路03-07

    16位A/D轉(zhuǎn)換器MAX1166的原理及應用03-19

    高精度鋰電池監(jiān)測芯片DS2762的原理及應用03-18

    電壓電流轉(zhuǎn)換接口AM442原理及應用01-07

    主站蜘蛛池模板: 国产精品久久久99| 热RE99久久精品国产66热| 国产亚洲综合成人91精品| 99免费精品国产| 亚洲精品国产日韩无码AV永久免费网| 国产精品久久久久影院色 | 2021国产成人精品久久| 欧美精品VIDEOSEX极品| 97国产精品视频| 婷婷成人国产精品| 国产在线精品无码二区| 国产精品一区二区av不卡| 国产亚洲精品自在久久| 精品日本一区二区三区在线观看| 国产短视频精品一区二区三区| 亚洲国产精品第一区二区三区| 国产精品免费久久久久影院| 国产精品久久久久久| 野狼精品社区| 国产精品粉嫩美女在线观看| 国产成人精品久久一区二区三区| 欧美精品VIDEOSSEX少妇| 精品国产呦系列在线观看免费| 欧美大片日韩精品| 亚洲国产成人精品女人久久久 | 久热这里只有精品12| 国产精品美女WWW爽爽爽视频| 久久精品一本到99热免费| 久久精品成人影院| 成人精品视频一区二区三区| 无码人妻精品一区二区三区99仓本| 日韩精品无码免费视频| 国产L精品国产亚洲区久久| 精品国产VA久久久久久久冰 | 精品91自产拍在线观看二区| 99热亚洲精品6码| 国产成人精品男人的天堂538| 精品9E精品视频在线观看| 亚洲线精品一区二区三区| 精品一区二区三区色花堂| 日韩精品成人一区二区三区|